Cypress Semiconductor FX2LP Technické informace Strana 333

  • Stažení
  • Přidat do mých příruček
  • Tisk
  • Strana
    / 460
  • Tabulka s obsahem
  • KNIHY
  • Hodnocené. / 5. Na základě hodnocení zákazníků
Zobrazit stránku 332
Chapter 15. Registers Page 15-13
15.4 GPIF Waveform Memories
15.4.1 GPIF Waveform Descriptor Data
*Accessible only when IFCFG1:0 = 10.
Figure 15-6. GPIF Waveform Descriptor Data
The four GPIF waveform descriptor tables are stored in this space. See Chapter 10 "General Pro-
grammable Interface (GPIF)" for details.
15.5 General Configuration Registers
15.5.1 CPU Control and Status
Figure 15-7. CPU Control and Status
Bit 5 PORTCSTB PORTC access generates RD
and WR strobes
The 100- and 128-pin FX2 packages have two output pins, RD and WR, that can be used to
synchronize data transfers on I/O PORTC. When PORTCSTB=1, this feature is enabled. Any
read of PORTC activates a RD
strobe, and any write to PORTC activates a WR strobe.
WAVEDATA GPIF Waveform Descriptor 0, 1, 2, 3
Data
E400-E47F*
b7 b6 b5 b4 b3 b2 b1 b0
D7 D6 D5 D4 D3 D2 D1 D0
R/W R/W R/W R/W R/W R/W R/W R/W
x x x x x x x x
CPUCS CPU Control and Status E600
b7 b6 b5 b4 b3 b2 b1 b0
0 0 PORTCSTB CLKSPD1 CLKSPD0 CLKINV CLKOE 0
R R R/W R/W R/W R/W R/W R
0 0 0 0 0 0 1 0
Zobrazit stránku 332
1 2 ... 328 329 330 331 332 333 334 335 336 337 338 ... 459 460

Komentáře k této Příručce

Žádné komentáře