
xxiv List of Tables
(List of Tables)
Table 4-2. IE Register — SFR 0xA8 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .4-2
Table 4-3. IP Register — SFR 0xB8 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .4-3
Table 4-4. EXIF Register — SFR 0x91 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .4-3
Table 4-5. EICON Register — SFR 0xD8 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .4-4
Table 4-6. EIE Register — SFR 0xE8 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .4-4
Table 4-7. EIP Register — SFR 0xF8 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .4-5
Table 4-8. Summary of Interrupt Compatibility . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .4-5
Table 4-9. Interrupt Flags, Enables, Priority Control, and Vectors . . . . . . . . . . . . . . . . . . . . . . . . . .4-7
Table 4-10. Individual USB Interrupt Sources . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .4-9
Table 4-11. Endpoint Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .4-14
Table 4-12. FX2 JUMP Instruction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .4-15
Table 4-13. A Typical USB-Interrupt Jump Table . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .4-16
Table 4-14. Individual FIFO/GPIF Interrupt Sources . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .4-19
Table 4-15. FX2 JUMP Instruction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .4-20
Table 4-16. A Typical FIFO/GPIF-Interrupt Jump Table . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .4-21
Table 7-1. Effects of Various Resets on FX2 Resources (“—” means “no change”) . . . . . . . . . . . . .7-5
Table 8-1. Maximum Packet Sizes for USB 1.1 and 2.0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .8-2
Table 8-2. Endpoint Configuration Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .8-3
Table 8-3. Endpoint Buffers in RAM Space . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .8-4
Table 8-4. Registers that control EP0 and EP1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .8-5
Table 8-5. Registers that control EP2,EP4,EP6 and EP8 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .8-10
Table 8-6. Isochronous IN Packets per Microframe, High-Speed Only . . . . . . . . . . . . . . . . . . . . . .8-11
Table 8-7. Registers that control all endpoints . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .8-13
Table 8-8. Registers used to control the Setup Data Pointer . . . . . . . . . . . . . . . . . . . . . . . . . . . . .8-18
Table 8-9. Registers that control the Autopointers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .8-20
Table 9-1. Registers Associated with Slave FIFO Hardware . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .9-2
Table 9-2. FIFO Selection via FIFOADR[1:0] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .9-8
Table 9-3. Registers Associated with Slave FIFO Firmware . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .9-19
Table 10-1. Registers Associated with GPIF Hardware . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .10-5
Table 10-2. GPIF Pin Descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .10-5
Table 10-3. CTL[5:0] Output Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10-7
Table 10-4. Example GPIF Hardware Interconnect . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .10-10
Table 10-5. Control Outputs (CTLn) During the IDLE State . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .10-14
Table 10-6. Waveform Descriptor Addresses . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .10-25
Table 10-7. Waveform Descriptor 0 Structure . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .10-25
Table 10-8. Registers Associated with GPIF Firmware . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .10-26
Table 11-1. FX2 Speed Compared to Standard 8051 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .11-3
Table 11-2. Comparison Between FX2 and Other 803x/805x Devices . . . . . . . . . . . . . . . . . . . . . . .11-5
Table 11-3. Differences between FX and DS80C320 Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . .11-6
Table 11-4. EZ-USB FX2 Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11-9
Komentáře k této Příručce