Cypress Semiconductor FX2LP Uživatelský manuál Strana 45

  • Stažení
  • Přidat do mých příruček
  • Tisk
  • Strana
    / 60
  • Tabulka s obsahem
  • KNIHY
  • Hodnocené. / 5. Na základě hodnocení zákazníků
Zobrazit stránku 44
CY7C68013A/CY7C68014A
CY7C68015A/CY7C68016A
Document #: 38-08032 Rev. *K Page 45 of 60
10.9 Slave FIFO Synchronous Write
Z
Z
t
SFD
t
FDH
DATA
IFCLK
SLWR
FLAGS
t
WRH
t
XFLG
t
IFCLK
t
SWR
N
Figure 10-9. Slave FIFO Synchronous Write Timing Diagram
[20]
Table 10-9. Slave FIFO Synchronous Write Parameters with Internally Sourced IFCLK
[21]
Parameter Description Min. Max. Unit
t
IFCLK
IFCLK Period 20.83 ns
t
SWR
SLWR to Clock Set-up Time 18.1 ns
t
WRH
Clock to SLWR Hold Time 0 ns
t
SFD
FIFO Data to Clock Set-up Time 9.2 ns
t
FDH
Clock to FIFO Data Hold Time 0 ns
t
XFLG
Clock to FLAGS Output Propagation Time 9.5 ns
Table 10-10. Slave FIFO Synchronous Write Parameters with Externally Sourced IFCLK
[21]
Parameter Description Min. Max. Unit
t
IFCLK
IFCLK Period 20.83 200 ns
t
SWR
SLWR to Clock Set-up Time 12.1 ns
t
WRH
Clock to SLWR Hold Time 3.6 ns
t
SFD
FIFO Data to Clock Set-up Time 3.2 ns
t
FDH
Clock to FIFO Data Hold Time 4.5 ns
t
XFLG
Clock to FLAGS Output Propagation Time 13.5 ns
Zobrazit stránku 44
1 2 ... 40 41 42 43 44 45 46 47 48 49 50 ... 59 60

Komentáře k této Příručce

Žádné komentáře